封面
版权信息
关于本丛书
前言
第1章 先进集成电路器件
1.1 概述
1.2 平面全耗尽绝缘衬底上硅(FD-SOI)MOSFET
1.3 FinFET
1.4 基于gm/ID的设计方法
第2章 CMOS模拟集成电路版图基础
2.1 CMOS模拟集成电路设计流程
2.2 CMOS模拟集成电路版图定义
2.3 CMOS模拟集成电路版图设计流程
2.4 版图设计通用规则
2.5 版图布局
2.6 版图布线
2.7 CMOS模拟集成电路版图匹配设计
第3章 Cadence Virtuoso 617版图设计工具
3.1 Cadence Virtuoso 617界面介绍
3.2 Virtuoso基本操作
第4章 SIEMENS Calibre版图验证工具
4.1 SIEMENS Calibre版图验证工具简介
4.2 SIEMENS Calibre版图验证工具调用
4.3 SIEMENS Calibre DRC验证
4.4 SIEMENS Calibre nmLVS验证
4.5 SIEMENS Calibre寄生参数提取(PEX)
第5章 Calibre验证文件
5.1 Virtuoso Techfile
5.2 Virtuoso Layer Map
5.3 Virtuoso Symbol CDF
5.4 SVRF语言
5.5 DRC rule
5.6 LVS(PEX)规则
第6章 CMOS模拟集成电路版图设计与验证流程
6.1 设计环境准备
6.2 单级跨导放大器电路的建立和前仿真
6.3 跨导放大器版图设计
6.4 跨导放大器版图验证与参数提取
6.5 跨导放大器电路后仿真
6.6 输入输出单元环设计
6.7 主体电路版图与输入输出单元环的连接
6.8 导出GDSII文件
第7章 运算放大器的版图设计
7.1 运算放大器基础
7.2 运算放大器的基本特性和分类
7.3 单级折叠共源共栅运算放大器的版图设计
7.4 两级全差分密勒补偿运算放大器的版图设计
7.5 电容—电压转换电路版图设计
第8章 带隙基准源于低压差线性稳压器的版图设计
8.1 带隙基准源的版图设计
8.2 低压差线性稳压器的版图设计
第9章 模/数转换器的版图设计
9.1 性能参数
9.2 模/数转换器的结构及版图设计
第10章 Calibre LVS常见错误解析
10.1 LVS错误对话框(RVE对话框)
10.2 误连接
10.3 短路
10.4 断路
10.5 违反工艺原理
10.6 漏标
10.7 元件参数错误
参考文献
本书特色
更新时间:2023-01-06 18:23:17