- 计算机主板维修不是事儿(第2版)
- 赵中秋 徐海钊 丰晓强编著
- 3346字
- 2021-08-13 18:35:53
2.3 Intel芯片组标准时序
2.3.1 Intel H61/H77芯片组标准时序
Intel H61/H77系列芯片组标准时序如图2-7所示,图中信号解释如下。
图2-7 Intel H61/H77系列芯片组标准时序
VCCRTC:从主板送给PCH桥的3V供电,给桥的RTC电路供电,以保存CMOS参数。
RTCRST#/SRTCRST#:从主板送给桥的3V高电平,RTC电路的复位信号。从ICH9开始,有两个复位。
32.768kHz:桥旁边的32.768kHz晶振,桥给晶振供电,晶振提供频率给桥。
VCCDSW3_3:主板给桥提供的深度睡眠唤醒电源(Deep Sleep Well),为3.3V。不支持深度睡眠时,此电压与VCCSUS3_3连一起。
DPWROK:主板给桥的3.3V高电平,表示VCCDSW3_3的电源好,为3.3V。不支持深度睡眠时,此信号与RSMRST#连一起。
SLP_SUS#:深度睡眠状态指示信号,可用于开启S5状态的电压,比如VCCSUS3_3。不支持深度睡眠时,SLP_SUS#悬空。
VCCSUS3_3:主板给桥的待机供电,为3.3V。
RSMRST#:主板给桥的3.3V高电平的ACPI复位信号,意思是通知桥,此时待机电压已经准备好了。
SUSCLK:桥发出的32.768kHz时钟,但不一定被主板采用。
PWRBTN#:桥收到的下降沿触发信号,为3.3V-0V-3.3V,通知桥可以退出睡眠状态。
SLP_S5#:桥收到PWRBTN#后,置高SLP_S5#成3.3V,表示退出关机状态。
SLP_S4#:桥置高SLP_S4#成3.3V,表示退出休眠状态。
SLP_S3#:桥置高SLP_S3#成3.3V,表示退出待机状态,进入S0开机状态。
SLP_A#:桥发出的主动睡眠电路(Active Sleep Well,ASW)电源开启信号,用于开启ME模块供电。
如果主板支持并开启AMT功能,此信号会在触发前就产生;关闭AMT功能,此信号时序与SLP_S3#一致。
如果主板不支持AMT,SLP_A#悬空不采用。
SLP_LAN#:LAN子系统休眠控制,控制网卡供电。如果主板没有使用Intel的集成网卡,此信号不采用。如果主板使用Intel的集成网卡,支持网络唤醒的话,此信号待机时就为高;不支持网络唤醒时,此信号跟随SLP_A#或SLP_S3#。
VCCASW:主动睡眠电路的供电,受控于SLP_A#。SLP_A#悬空时(主板无ME固件),VCCASW直接采用S0状态的供电。
VDIMM:指内存供电,受控于SLP_S4#。
VCC:指桥的主供电等S0状态的电压,受控于SLP_S3#。
PWROK:主板发给桥的3.3V高电平,表示S0状态电压都准备好了桥和总线供电。
APWROK:ASW电源好,开启AMT功能时,APWROK由AMT电压控制,关闭AMT功能时,APWROK与PWROK同步。
DRAMPWROK:桥发给CPU的PG,通知CPU,内存模块供电准备好了。
25MHz Crystal Osc:桥增加25MHz晶振,给桥内部的时钟模块提供基准频率。
PCH Output Clocks:桥输出各组时钟。
PROCPWRGD:桥发给CPU的PG,表示CPU的非核心电压准备好了。
CPU SVID:CPU_SVID是由CPU发给CPU供电芯片的一组信号,由DATA和CLK组成的标准串行总线和一个起提示作用的ALERT#信号所组成,用于控制CPU核心电压和集显供电。
当PROCPWRGD有效后,CPU发出SVID。
VCCCORE_CPU:CPU的核心供电。
SYS_PWROK:由CPU的供电芯片发给桥的3.3V高电平,表示CPU核心供电准备好了。
PLTRST#:桥发出的平台复位3.3V,经过转换作为CPU复位。
2.3.2 Intel H87芯片组标准时序
Intel H87系列芯片组标准时序如图2-8所示,图中信号解释如下。
图2-8 Intel H87系列芯片组标准时序
VCCRTC:从主板送给PCH桥的3V供电,给桥的RTC电路供电,以保存CMOS参数。
RTCRST#/SRTCRST#:从主板送给桥的3V高电平,RTC电路的复位信号。从ICH9开始,有两个复位。
32.768kHz:桥旁边的32.768kHz晶振,桥给晶振供电,晶振提供频率给桥。
VCCDSW3_3:主板给桥提供的深度睡眠唤醒电源(Deep Sleep Well),为3.3V。不支持深度睡眠时,此电压与VCCSUS3_3连一起。
DPWROK:主板给桥的3.3V高电平,表示VCCDSW3_3的电源好,为3.3V。不支持深度睡眠时,此信号与RSMRST#连一起。
SLP_SUS#:深度睡眠状态指示信号,可用于开启S5状态的电压,比如VCCSUS3_3。不支持深度睡眠时,SLP_SUS#悬空。
VCCSUS3_3:主板给桥的待机供电,为3.3V。
RSMRST#:主板给桥的3.3V高电平的ACPI复位信号,意思是通知桥,此时待机电压已经准备好了。
SUSCLK:桥发出的32.768kHz时钟,但不一定被主板采用。
PWRBTN#:桥收到的下降沿触发信号,为3.3V-0V-3.3V,通知桥可以退出睡眠状态。
SLP_S5#:桥收到PWRBTN#后,置高SLP_S5#成3.3V,表示退出关机状态。
SLP_S4#:桥置高SLP_S4#成3.3V,表示退出休眠状态。
SLP_S3#:桥置高SLP_S3#成3.3V,表示退出待机状态,进入S0开机状态。
SLP_A#:桥发出的主动睡眠电路(Active Sleep Well,ASW)电源开启信号,用于开启ME模块供电。
如果主板支持并开启AMT功能,此信号会在触发前就产生;关闭AMT功能,此信号时序与SLP_S3#一致。
如果主板不支持AMT功能,SLP_A#悬空不采用。
SLP_LAN#:LAN子系统休眠控制,控制网卡供电。如果主板没有使用Intel的集成网卡,此信号不采用。如果主板使用Intel的集成网卡,支持网络唤醒的话,此信号待机时就为高;不支持网络唤醒时,此信号跟随SLP_A#或SLP_S3#。
VCCASW:主动睡眠电路的供电,受控于SLP_A#。SLP_A#悬空时(主板无ME固件),VCCASW直接采用S0状态的供电。
VDIMM:指内存供电,受控于SLP_S4#。
VCC:指桥的主供电等S0状态的电压,受控于SLP_S3#。
PWROK:主板发给桥的3.3V高电平,表示S0状态电压都准备好了桥和总线供电。
APWROK:ASW电源好,开启AMT功能时,APWROK由AMT电压控制,关闭AMT功能时,APWROK与PWROK同步。
DRAMPWROK:桥发给CPU的PG,通知CPU,内存模块供电准备好了。
25MHz Crystal Osc:桥的25MHz晶振,给桥内部的时钟模块提供基准频率。
PCH Output Clocks:桥输出各组时钟。
PROCPWRGD:桥发给CPU的PG,表示CPU的非核心电压准备好了。
CPU SVID:CPU_SVID是由CPU发给CPU供电芯片的一组信号,由DATA和CLK组成的标准串行总线和一个起提示作用的ALERT#信号所组成,用于控制CPU核心电压和集显供电。
当PROCPWRGD有效后,CPU发出SVID,调节CPU电压。
VCCCORE_CPU:CPU的核心供电,在H87芯片组中,CPU供电一般都会预启动到1.7V左右,然后等待SVID指令来调节电压。
SYS_PWROK:由CPU的供电芯片发给桥的3.3V高电平,表示CPU核心供电准备好了。
PLTRST#:桥发出的平台复位3.3V电压。
PLTRST_PROC#:桥发出的CPU复位。
2.3.3 Intel H110/Z270/Z370芯片组标准时序
Intel H110/Z270/Z370系列芯片组标准时序如图2-9所示,图中信号解释如下(名词的排列不代表信号的产生先后,时序请以时间轴为准)。
图2-9 Intel H110/Z270/Z370系列芯片组标准时序
VCCRTC:从主板送给桥的3V供电,给桥的RTC电路供电,以保存CMOS参数。
RTCRST#:从主板送给桥的3V高电平,RTC电路的复位信号。
PS_5VSB:ATX电源输出的5V待机电压。
VCCDSW_3P3:主板给桥提供的深度睡眠唤醒电源(Deep Sleep Well),为3.3V。
DSW_PWROK:主板给桥的3.3V高电平,表示VCCDSW_3P3的电源好,为3.3V。
BATLOW#:桥的电池电压低指示。如果为低,将会导致不开机。
SLP_SUS#:深度睡眠状态指示信号,可用于开启主待机电压。
PCH Prim Rails:桥的主待机供电,有VCCPRIM_3P3和VCCPRIM_1P0两个电压。
RSMRST#:主板给桥的3.3V高电平的ACPI复位信号,意思是通知桥,此时主待机电压已经准备好了。
SUSWARN#:当PCH要进入DEEPSLEEP(深度睡眠)状态时,先拉低SUSWARN#信号,指示主板要做一些进入深度睡眠的准备工作。
SUSCLK:桥发出的32.768kHz时钟,但不一定被主板采用。
ACPRESENT:用于移动平台,用于指示适配器存在。
SUS_ACK#:深度睡眠应答信号。当PCH拉低SUSWARN#,指示主板要进入深度睡眠,主板完成相应的准备动作后,发回SUS_ACK#给PCH,表示已经准备好进入深度睡眠。
PWRBTN#:桥收到的下降沿触发信号,为3.3V-0V-3.3V,通知桥可以开机。
SLP_A#:桥发出的主动睡眠电路电源开启信号,用于开启ME模块供电。如果主板支持并开启AMT功能,此信号会在触发前就产生;关闭AMT功能,此信号时序与SLP_S3#一致。如果主板不支持AMT功能,SLP_A#悬空不采用。
Platform VCCASW:主动睡眠电路的供电,受控于SLP_A#。
SLP_LAN#:LAN子系统休眠控制,控制网卡供电。如果主板没有使用Intel的集成网卡,不采用此信号。如果主板使用Intel的集成网卡,支持网络唤醒的话,此信号待机时就为高;不支持网络唤醒时,此信号跟随SLP_A#或SLP_S3#。
VCC_LANPHY:网卡的供电。
SLP_WLAN#:无线网卡的供电开启信号。
VCC_WLAN:无线网卡的供电。
SLP_S5#:桥收到PWRBTN#后,置高SLP_S5#成3.3V,表示退出关机状态。
SLP_S4#:桥置高SLP_S4#成3.3V,表示退出休眠状态。
SLP_S3#:桥置高SLP_S3#成3.3V,表示退出待机状态,进入S0开机状态。
SLP_S0#:S0睡眠控制。当PCH空闲且CPU处于C10状态时,该引脚将拉低,表示CPU供电芯片可以进入轻载模式。该信号也可用于其他电源管理相关的优化。
PS_ON#:ATX电源的绿线被拉低,电源进入工作状态。
ESPI_RESET#:复位eSPI总线,相当于以前的LPC_RST#。
CL_RST#:该信号连接到支持Intel AMT的无线局域网设备。
VCCST,VCCPLL:CPU的维持供电和锁相环供电。
VPP:DDR4内存的VPP供电,为2.5V。
VDDQ,VCCPLL_OC:内存主供电,CPU的数字锁相器供电。
P12V,P5V,P3V3(ATX PS):电源输出12V、5V和3.3V。
VCCIO:CPU供电总线供电,一般为0.95V。
VCCSA:CPU的系统管家供电,一般为1.05V。
VTT:内存的总线供电。
DDR_VTT_CNTL:内存的总线供电开启信号。
VDDQPWRGOOD:内存供电好。
IMVP VR_READY:CPU供电芯片准备好接收SVID指令。
Platform S0 Rails:平台的其他供电。
ALL_SYS_PWRGD:所有的电源好,但不包括CPU核心供电和集显供电。
VCCST_PWRGD:CPU的维持供电好。
PCH_PWROK:桥的供电好。
PCH Clock Outputs:桥输出各路时钟信号。
PROCPWRGD:表示VCCST、VCCSTG、VCCPLL、VCCPLL_OC、VCCIO、VCCSA、VDDQ和VCCOPC_1p8电源已正常,时钟已稳定。桥只有在收到PCH_PWROK后才会发出该信号。
IMVP VR_ON:CPU供电芯片的开启信号。
CPU SVID BUS:CPU发出SVID指令,用于调节CPU的供电。
SYS_PWROK:桥收到的电源好,表示平台的主要电源正常。
SUS_STAT#:该信号由PCH控制,低电平时表示系统即将进入低功耗状态。
PLTRST#:桥发出的平台复位。
VCC:CPU的核心供电。
VCCGT:CPU内集成的显卡供电。
THERMTRIP#:PCH收到的过热指示信号,如果此信号为低,系统将强制进入S5状态。
SPI Signals:PCH通过SPI总线读取ME和BIOS程序。
DDR_RESET#:内存的复位信号。